运算器设计
前言
本实训项目帮助学生从可控加减法单元,先行进位电路,四位快速加法器逐步构建 16 位、32 位快速加法器。学生还可以设计阵列乘法器,乘法流水线,实现原码一位乘法器,补码一位乘法器、运算器等教材上的核心内容
📄下载实验电路和测试代码
方式一(免费):
关注公主号(CXXHUB)回复“计算机组成原理”免费下载
方式二(付费):
下载传送门:alu(已通关).circ
第1关 8位可控加减法电路设计
利用已经封装好的全加器设计8位串行可控加减法电路,其电路引脚定义如图所示,用户可以直接使用在电路中使用对应的隧道标签,其中 X,Y 为两输入数,Sub 为加减控制信号,S 为运算结果输出,Cout 为进位输出,OF 为有符号运算溢出位

第2关 CLA182四位先行进位电路设计
在 Logisim 中打开 alu.circ 文件,按照图中定义的输入输出引脚,在对应子电路中实现可级联的4位先行进位电路。其中 Gi,Pi 为进位生成函数和传递函数,Cin 为进位输入,C1~C4 为进位输出,G,P 为成组进位生成函数和成组进位传递函数。


最低0.47元/天 解锁文章
4万+

被折叠的 条评论
为什么被折叠?



